A Chaotic IP Watermarking in Physical Layout Level Based on FPGA
Uloženo v:
Další autoři: | |
---|---|
Médium: | Článek |
Zdrojový dokument: | Radioengineering , Vol. 20, No. 1 (2011), s. 118-125 |
Jazyk: | angličtina |
Žánr/forma: | články |
ISSN: | 1210-2512 |
Témata: | |
Tagy: |
Přidat tag
Žádné tagy, Buďte první, kdo otaguje tento záznam!
|
LEADER | 01303naa a2200361 a 4500 | ||
---|---|---|---|
001 | 000672582 | ||
003 | CZ PrSTK | ||
005 | 20110518140332.0 | ||
007 | ta | ||
008 | 110518s2011 xr a 000 0 eng | ||
040 | |a ABA013 |b cze | ||
072 | 7 | |a 621.3 |x Elektrotechnika |2 Konspekt |9 19 | |
080 | |a 621.3.049.77 |2 MRF | ||
080 | |a 004.056 |2 MRF | ||
080 | |a 347.77/.78 |2 MRF | ||
245 | 0 | 2 | |a A Chaotic IP Watermarking in Physical Layout Level Based on FPGA / |c Wei Liang ... [et al.] |
300 | |b 7 il. | ||
500 | |a 6 obr., 1 tabulka | ||
655 | 7 | |a články |7 fd133976 |2 czenas | |
650 | 0 | 7 | |a elektronické prvky |x el |7 psh1965 |2 psh |
650 | 0 | 7 | |a polovodičové součástky |x el |7 psh1966 |2 psh |
650 | 0 | 7 | |a integrované obvody |x el |7 psh2004 |2 psh |
650 | 0 | 7 | |a počítačová bezpečnost |x vt |7 psh12336 |2 psh |
650 | 0 | 7 | |a digitální vodotisk |x vt |7 psh13815 |2 psh |
650 | 0 | 7 | |a právo duševního vlastnictví |x pr |7 psh9075 |2 psh |
700 | 1 | |a Liang, Wei |4 aut | |
700 | 1 | |a Sun, Xingming |4 aut | |
700 | 1 | |a Xia, Zhihua |4 aut | |
700 | 1 | |a Sun, Decai |4 aut | |
700 | 1 | |a Long, Jing |4 aut | |
773 | 0 | |t Radioengineering |x 1210-2512 |g Vol. 20, No. 1 (2011), s. 118-125 |q 20:1 |9 2011 | |
910 | |a ABA013 |t rs | ||
996 | |a STK |b 2660557453 |c 13/2059 |d 20130924 |f 106.67 |g R 13883/24 |v TK6540 .R333 v.20 no.1 |l 4.NP, regál 4D/113 |t 03 |